Мустафаев А.Г., Мустафаев Г.А., Черкесова Н.В. —
Исследование устойчивости КМОП СБИС к эффекту «защелкивания»
// Электроника и электротехника. – 2018. – № 4.
– 和。 1 - 7.
DOI: 10.7256/2453-8884.2018.4.28130
URL: https://e-notabene.ru/elektronika/article_28130.html
阅读文章
注释,注释: В связи с малым потреблением мощности КМОП структуры являются предпочтительными для создания больших и сверхбольших интегральных схем. Однако надежность схем в значительной степени ограничивается возникающим в КМОП структурах явлением защелки. Электрическая характеристика явления защелки в КМОП интегральных схема характерна наличием ряда аномальных явлений. Эти эффекты искажают и делают неоднозначными результаты измерения электрической чувствительности схем к защелке.
Развитие микроэлектроники неуклонно стремится к уменьшению размеров элементов интегральных схем, в частности транзисторов. Уменьшение размеров интегральных схем, приводит к усилению короткоканальных эффектов в МОП- транзисторах. При уменьшении размеров интегральных элементов рассматриваются различные варианты масштабирования приборов со структурой металл-оксид-полупроводник. В качестве методов предотвращения защелкивания предлагаются использование диодов с барьером Шоттки или специальных поликремниевых диодов вместо омических контактов подложки и кармана; применение сильнолегированной подложки с изоляцией глубокими канавками. Механизмы, вызывающие появления защелкивания, не зависит от типа проводимости полупроводниковой области кармана.
Abstract: Due to the low power consumption, CMOS structures are preferred for creating large and ultra-large integrated circuits. However, the reliability of the circuits is largely limited by the latch phenomenon that occurs in CMOS structures. The electrical characteristic of the latch up phenomenon in a CMOS integrated circuit is characterized by the presence of a number of anomalous phenomena. These effects distort and make ambiguous the results of measuring the electrical sensitivity of the circuits to the latch. The development of microelectronics is constantly striving to reduce the size of the elements of integrated circuits, in particular transistors. Reducing the size of integrated circuits leads to the amplification of short-channel effects in MOS transistors. When reducing the size of integral elements, various options for scaling devices with a metal-oxide-semiconductor structure are considered. The mechanisms that cause the appearance of the snap-in do not depend on the conductivity type of the semiconductor region of the pocket.